Busca avançada
Ano de início
Entree

Silvio Luiz Lima Nogueira

CV Lattes



País de origem: Brasil

Possui graduação em Engenharia Elétrica pela Universidade Estadual de Campinas (1983). Tem experiência na área de Microeletrônica, com ênfase em Projeto. Ampla experiência em Desenvolvimento de Circuitos Integrados VLSI, abrangendo Projeto de Testabilidade, Padrões e Programas de Teste ATE, Verificação e Debug de Projeto, Processamento de Sinais, Projeto Digital e Analógico para Memórias Flash embarcadas, Teste de Memórias, BuiltInSelf Test. Experiência como Lider de Equipes de Desenvolvimento (NVM IP blocks) em projetos System-On-Chip (SoC) com equipes remotas : definição de requisitos/especificações, planejamento e acompanhamento de cronogramas. Experiência Profissional Gerente de Projeto, Non-Volatile Memories (NVM), Freescale Brasil 2007 - 2014: Liderou projetistas lógicos e verificadores em projetos de Interfaces controladores de memória NVM (Flash) embarcadas para Microcontroladores Automotivos e Consumer de 32-, 16- e 8 bits. Coordenou a implantação do Projeto de Teste e Reparação de Memória RAM (MTR) para desenvolver soluções proprietárias de RAM BIST para produtos Freescale (network processors). Gerenciou as atividades do projeto MTR entre 2007-2010. Implantou e gerenciou equipes de Projeto Analógico e Layout de Memórias Flash em tecnologias CMOS 90nm e 55nm, a partir de 2008. Atuou como Engenheiro Projetista Senior, Non-Volatile Memories (NVM), Freescale Brasil 2004 - 2007 , em Projeto Lógico de Interfaces Controladoras de NVM para MCUs 8- e 16-bits Freescale. Implantação da Equipe de NVM Design na Freescale Brasil. Engenheiro Projetista Senior CI, Motorola, Semiconductor Brasil 2001 - 2003 : Projeto Lógico de Circuitos Integrados de Gerenciamento de Energia (power management), aplicados a sistemas de comunicação móvel. Elaborou um estudo para melhoria do fluxo de projeto em Power Management, visando compatibilidade com o padrão SRS (Motorola Semiconductor Reuse Standards). Sócio Fundador, Diretor Técnico, idea! Sistemas Eletrônicos 1998 - 2001 , Campinas, Brasil: Empreendimento Start-Up (Design House), oferecendo serviços em VLSI design, treinamento e consultoria. Elaborou projetos de pesquisa de inovação, financiados pelo programa PIPE FAPESP em 1997 e 1998. Desenvolveu soluções FPGA em Sistemas Ópticos (AsGa) e ASICs para Telefonia Publica (ICATEL) Realizou trabalho de consultoria em FPGA, para a NEC Brasil, em 2000. Elaborou e ministrou Curso de formação em DFT, apresentado ao Instituto Eldorado PNM (Programa de Formação Profissional patrocinado pela Motorola), em 2001. Experiencia Internacional: Mitel Semiconductor 1989 - 1991 Ottawa, Canadá : Alocado em projeto conjunto CPqD+MitelSemi, na Mitel Semiconductor em Ottawa, ON, Canadá. Trabalhou em Design for Test, Verificação Funcional, Desenvolvimento de Padrão / Programas de Teste ATE para CI de Interface de Linha ISDN, para Telebrás. Engenheiro Projetista de CIs na Divisão de Microeletronica CPqD-Telebrás 1986 - 1998: DesignForTest e engenheiro de teste em projetos ASIC para sistemas de multiplexagem PCM, Central Telefônia Fixa (Sistema Trópico) e Interfaces RDSI (ISDN) 1986- 1988 Verificação Funcional, desenvolvimento Padrão/Programa de Teste ATE para ISDN Line Interface (desenvolvimento conjunto com a Mitel Semiconductor) 1989 - 1991 Lider de Equipe em 2 projetos ASIC de Detecção de Tom (Mixed-Signal) para aplicações em Telefone Publico. 1993-1998 (Fonte: Currículo Lattes)

Matéria(s) publicada(s) na Agência FAPESP sobre o(a) pesquisador(a)
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)
Auxílios à pesquisa
Apoio FAPESP em números * Quantidades atualizadas em 05/10/2024
Contate o Pesquisador

Serviço temporariamente indisponível

Palavras-chave utilizadas pelo pesquisador
Por favor, reporte erros na informação da página do pesquisador utilizando este formulário.
X

Reporte um problema na página