Bolsa 17/17228-5 - Arduino - BV FAPESP
Busca avançada
Ano de início
Entree

Análise e desenvolvimento de um algoritmo de religamento monopolar adaptativo rápido para linhas de transmissão de meio comprimento de onda

Processo: 17/17228-5
Modalidade de apoio:Bolsas no Brasil - Pós-Doutorado
Data de Início da vigência: 01 de fevereiro de 2018
Data de Término da vigência: 17 de março de 2019
Área de conhecimento:Engenharias - Engenharia Elétrica - Sistemas Elétricos de Potência
Pesquisador responsável:Maria Cristina Dias Tavares
Beneficiário:Ozenir Farah da Rocha Dias
Instituição Sede: Faculdade de Engenharia Elétrica e de Computação (FEEC). Universidade Estadual de Campinas (UNICAMP). Campinas , SP, Brasil
Assunto(s):Arduino
Palavra(s)-Chave do Pesquisador:arduíno | Religamento monopolar adaptativo | Simulação Digital em Tempo Real (RTDS) | Transmissão em Meia Onda | Proteção e Controle de Linha de Transmissão

Resumo

O objetivo deste projeto de pesquisa é o desenvolvimento de um algoritmo de religamento monopolar adaptativo rápido para linhas de transmissão de meio comprimento de onda (TMO) com intuito de bloquear a manobra de religamento, e em consequência, gerar a abertura tripolar em casos de defeitos permanentes. Já para defeitos transitórios, o algoritmo irá detectar a extinção da falta e realizar o religamento monopolar da fase aberta com sucesso. O principal objetivo do projeto é elaborar um algoritmo usando o simulador digital em tempo real (RTDS) e implementar o algoritmo em um hardware comercial, produzindo um protótipo de um relé.O projeto consiste em duas etapas: a primeira etapa será destinada à avaliação de algoritmos disponíveis na literatura, que foram elaborados para linhas convencionais, e a segunda etapa consiste no desenvolvimento de novo algoritmo para linhas TMO.Na primeira etapa, serão avaliados e implementados no RTDS dois algoritmos disponíveis na literatura especificamente. Esses algoritmos foram desenvolvidos para linhas convencionais e serão testados para linhas TMO. O objetivo deste primeira etapa é verificar se os algoritmos já elaborados podem ser aplicados em linhas TMO.Na segunda etapa, um algoritmo será desenvolvido especificamente para linhas TMO. Serão avaliadas as grandezas elétricas durante o religamento monopolar e através dessas medidas será criado um algoritmo que realize o bloqueio da manobra automática em casos de defeitos permanentes.Isso evitará um religamento sem sucesso. Além disso, o algoritmo detectará a extinção do arco para defeitos transitórios, ajustando o tempo morto e assegurando o tempo mínimo de religamento. Se o tempo morto exceder um limite, o religamento automático é cancelado e a abertura tripolar é implementada, garantindo a estabilidade do sistema. Ao concluir este projeto de pesquisa, espera-se obter um algoritmo de religamento monopolar adaptativo rápido para linhas TMO e que seja implementado em um hardware, ou melhor, produzindo um protótipo de um relé.

Matéria(s) publicada(s) na Agência FAPESP sobre a bolsa:
Mais itensMenos itens
Matéria(s) publicada(s) em Outras Mídias ( ):
Mais itensMenos itens
VEICULO: TITULO (DATA)
VEICULO: TITULO (DATA)

Publicações científicas
(Referências obtidas automaticamente do Web of Science e do SciELO, por meio da informação sobre o financiamento pela FAPESP e o número do processo correspondente, incluída na publicação pelos autores)
DIAS, OZENIR; TAVARES, MARIA CRISTINA; MAGRIN, FABIANO. Hardware implementation and performance evaluation of the fast adaptive single-phase auto reclosing algorithm. Electric Power Systems Research, v. 168, p. 169-183, . (17/17228-5, 17/20010-1)

Por favor, reporte erros na lista de publicações científicas utilizando este formulário.